上海2026年4月17日 /美通社/ -- 近日,奎芯科技自主研發(fā)的LPDDR5X PHY IP在8nm工藝上順利完成流片驗證。實測不僅穩(wěn)定達到9600Mbps速率,更超頻跑通10.8Gbps,展現出在先進工藝節(jié)點上挑戰(zhàn)極致帶寬的非凡能力,為高性能計算、AI邊緣計算等場景提供了高性價比的內存接口方案。
滿血性能:從標準到巔峰的跨越

2-rank DRAM測試子板掛載方案
本次流片驗證采用了掛載2-rank DRAM測試子板的方案,全面覆蓋了從低速到極速的工作場景。
滿血達標:該IP在1000Mbps至9600Mbps的速率范圍內實現了DLL的精準鎖定。
極致突破:在完成8533Mbps和9600Mbps標準讀寫測試的基礎上,該IP成功實現了10.8Gbps的超頻運行。
信號質量:示波器實測眼圖顯示(見下圖),在10.8Gbps超高帶寬下,眼圖清晰、裕量充足,PHY IO驅動能力與信號完整性優(yōu)異。

10.8Gbps速率下實測眼圖,眼寬與眼高裕量充足
技術深耕:全棧功能驗證通過
報告指出,該LPDDR5X IP在硬件電路與固件算法層面均達到了商用就緒標準:
核心電路穩(wěn)健:PHY PLL工作正常,輸出頻率符合寄存器預期讀取值;ZQ電阻校準與IO配置均符合設計預期。
軟件算法成熟:關鍵的SW Training環(huán)節(jié)實現全項通過,包括DCC、CBT、Write Leveling以及復雜的Read/Write DQ 1D/2D Training。這確保了該IP能夠自動適配不同環(huán)境,為客戶提供"即插即用"的穩(wěn)定體驗。
高負載支持:成功通過2-rank DRAM掛載測試,證明了其在大容量、重負載應用場景下的可靠性。
上述全棧功能驗證的通過,意味著該IP已具備商用就緒能力。對客戶而言,采用奎芯科技的LPDDR5X IP:
- 在8nm工藝上即可獲得原本需更先進制程才能實現的內存帶寬;
- "硅驗證+完整訓練算法"大幅降低集成風險,縮短芯片上市周期。

奎芯LPDDR5X IP:先進制程下的高性能之選
在高性能計算、智能座艙、邊緣AI應用及高端移動設備領域,內存帶寬和功耗已成為核心瓶頸。此次基于知名FAB 8nm工藝的LPDDR5X IP成功驗證,是奎芯科技IP業(yè)務為業(yè)界帶來的又一高性能產品。
未來,我們將繼續(xù)致力于為全球SoC廠商提供更具競爭力的先進連接方案,助力AI與高性能計算時代的產業(yè)升級。







